![]() 半導體裝置及其製造方法
专利摘要:
一種晶圓級封裝,包括一接合至支撐晶圓的半導體晶粒。半導體晶粒在其基板具有至少一個階梯式凹陷。一底膠層形成於半導體晶粒及支撐晶圓之間。再者,底膠層的高度受限於階梯式凹陷。在晶圓級封裝的製程中,階梯式凹陷幫助降低晶圓級封裝上的應力。 公开号:TW201322391A 申请号:TW101112571 申请日:2012-04-10 公开日:2013-06-01 发明作者:Chih-Hao Chen;Long-Hua Lee;Chun-Hsing Su;Yi-Lin Tsai;Kung-Chen Yeh;Chung-Yu Wang;Jui-Pin Hung;Jing-Cheng Lin 申请人:Taiwan Semiconductor Mfg; IPC主号:H01L21-00
专利说明:
半導體裝置及其製造方法 本發明係有關一種晶圓級封裝。 因各式電子元件(例如電晶體、二極體、電阻、電容等)之積集度的增進,半導體工業已經歷急速的成長。積集度的增進大抵是由於半導體製程節點縮小(例如朝著次20奈米的節點縮小)造成。隨著要達到微型化的需求,更高的運作速度、更大的頻寬、更低的耗電量及延遲已在近來成長,且對於較小且較有創意的半導體晶粒封裝技術的需求已經產生。 隨著半導體科技演化,出現了使用多晶片晶圓級封裝(multi-chip wafer level package)的半導體裝置以作為更進一步減少半導體晶片實際尺寸的有效替代方案。在使用多晶圓級封裝的半導體裝置中,例如邏輯、記憶體、處理電路等的主動電路被製造在不同晶圓上,且每一個晶圓晶粒經由拾放技術(pick-and-place techniques)被堆疊在另一晶圓晶粒上。可藉由使用多晶片半導體裝置達到高出許多的密度。再者,多晶片半導體裝置可達到更小的形狀因子、成本高效益、增進的性能、及較低耗電。 一個三維積體電路可包括一頂部主動電路層、一底部主動電路層、及複數個中間層。在一三維積體電路中,可藉由複數個凸塊接合兩個晶粒,且藉由複數個穿透導孔(through vias)使兩個晶粒彼此電性連接。凸塊及導孔提供三維積體電路垂直軸中的電性內連線。因此,兩個半導體晶粒之間的訊號路徑比傳統三維積體電路中的短,其中在傳統三維積體電路中,不同的晶粒是使用內連線技術來接合不同的晶粒,例如使用打線接合的晶片堆疊封裝。一個三維積體電路可包括各式堆疊在一起的半導體晶粒。複數個半導體晶粒是在晶圓切割之前被封裝。晶圓級封裝科技有一些好處。將複數個半導體晶粒使用晶圓級封裝的一個好處是多晶片晶圓級封裝可降低製造成本。另一好處是藉由使用凸塊及導孔,寄生損失減少了。 本發明係有關一種半導體裝置,包括:一半導體基板,具有一凹陷部分及一非凹陷部分,其中一第一凹陷位於該凹陷部分;一隔離層,形成於該半導體基板的非凹陷部分上;一重分佈層,形成於該隔離層上;一凸塊下金屬結構,形成於該重分佈層上;及一第一凸塊,形成於該凸塊下金屬結構上。 本發明亦有關一種半導體裝置的製造方法,包括:使用一第一切割鋸切割進入一半導體晶粒一第一切割深度;使用一第二切割鋸切割該半導體晶粒,使該第二切割鋸具有一與該第一切割鋸的一第一刀片不同的第二刀片;形成一階梯式凹陷於該半導體晶粒的一側邊;將該半導體晶粒翻面;及將該半導體晶粒的一第一側邊連接至一封裝基板的一第一側邊。 本發明更有關一種半導體裝置,包括:一半導體晶粒,具有:一第一半導體基板,具有一第一凹陷部份,一第一頂部非凹陷部分、及一第一側邊非凹陷部分,其中一第一階梯式凹陷位於該第一凹陷部份;一第一隔離層,形成於該第一半導體基板的第一頂部非凹陷部份上;一第一凸塊,形成於該第一隔離層上;一第二半導體晶粒,具有:一第二半導體基板,具有一第二凹陷部份、一第二頂部非凹陷部份、及一第二側邊非凹陷部份,其中一第二階梯式凹陷位於該第二凹陷部份;一第二隔離層,形成於該第二半導體基板的第二頂部非凹陷部份;一第二凸塊,形成於該第二隔離層上;一封裝基板,具有一第一側邊,連接至該第一半導體晶粒的第一凸塊及該第二半導體晶粒的第二凸塊;一第二側邊,具有一第三凸塊;及一底膠層,形成於該第一半導體晶粒、該第二半導體晶粒、及該封裝基板之間,其中該第一頂部非凹陷部份、該第一凹陷部份、該第二頂部非凹陷部份及該第二凹陷部份埋於該底膠層中。 為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下: 將在以下詳細討論本實施例的形成於使用。應能理解的是本揭露提供許多可應用的發明概念,其可在各種特定情況下實施。在此討論的特定實施例僅說明一些特定形成及使用本揭露的方式,且並不限定本揭露。 以下將配合一三維積體電路的晶圓級封裝之實施例來敘述本揭露。然而本揭露也可應用在各種積體電路。 首先參見第1圖,其根據一實施例顯示一晶圓在切割製程後的剖面示意圖。如第1圖所示,晶圓100可包括複數個積體電路。在一切割製程後,半導體晶粒(例如半導體晶粒110)從晶圓100分離。沿虛線x-x’剖開得到一第一剖面圖。第一剖面圖包括一第一半導體晶粒110及一第二半導體晶粒120。同樣地,沿虛線y-y’剖開得到一第二剖面圖。第二剖面圖包括第一半導體晶粒110及一第三半導體晶粒160。 根據一實施例,第1圖所示的半導體晶粒110、120及160具有實質相同的結構。為簡化起見,在以下僅詳細討論第一半導體晶粒110。應注意的是,為提供對於各實施例發明面向的基本認識,第一半導體晶粒110、第二半導體晶粒120、及第三半導體晶粒160並未被詳細繪示。然而,應注意的是,第一半導體晶粒110、第二半導體晶粒120、及第三半導體晶粒160可包括基本半導體層,其為例如主動電路層、基板層、內層界電層及金屬間介電層(未繪示)。 如第1圖所示,第一半導體晶粒110包括一基板102。基板102可為一矽基板。或者,基板102可為一絕緣體上覆矽基板。基板102可更包括各式電路(未繪示)。形成於基板102上的電路可為任何適合用於一特定應用的電路。 根據於一實施例,電路可包括各式n型金氧半導體(NMOS)及/或p型金氧半導體(PMOS)裝置,例如電晶體、電容、電阻、二極體、光電二極體、熔絲、及上述之類似物。可使電路內連線以執行一個或更多的功能。上述功能可包括記憶結構、處理結構、感測器、放大器、配電器、輸入/輸出電路、或上述之類似物。一般技藝人士能理解的是,以上範例僅是為了更進一步說明本揭露的應用,且並不意圖限定本發明。 形成一隔離層104於基板102上。隔離層104可由例如一低介電常數材料製成,其中低介電常數材料為例如氧化矽。可藉由任何已知的合適方法形成隔離層104,例如藉由旋轉塗佈、化學氣相沉積、及電漿輔助化學氣相沉積。應注意的是,一般技藝人士能理解的是,隔離層104可更包括複數個介電層。 形成一重分佈層(redistribution layer,RDL)106於隔離層104上。第一半導體晶粒110的主動電路層(未繪示)可藉由RDL層106橋接,使第一半導體晶粒110的主動電路層可電性耦合至半導體晶粒110的輸入/輸出端。複數個凸塊下金屬結構108形成於RDL層106的頂部。形成內連線凸塊112、114、及116於凸塊下金屬結構108的頂部。凸塊下金屬結構108可在提供低電阻之電性連接的同時,幫助避免內連線凸塊(例如內連線凸塊112)以及第一半導體晶粒110的積體電路之間的擴散。內連線凸塊(例如內連線凸塊112)提供一種有效的方式以連接第一半導體晶粒110與外部電路(未顯示)。內連線凸塊為第一半導體晶粒110的輸入/輸出端。根據一實施例,內連線凸塊(例如內連線凸塊112)可為複數個焊球。或者,內連線凸塊可為複數個基板柵格陣列(land grid array,LGA)焊墊。 第1圖更顯示在每個半導體晶粒的基板上可有四個階梯式凹陷。舉例來說,第一半導體晶粒110可包括分別位於第一半導體晶粒110之主體四側邊的四個階梯式凹陷。特別是第一半導體晶粒110的的兩個階梯式凹陷被顯示於沿著虛線x-x’剖開的第一剖面。類似地,第一半導體晶粒110的其他兩個階梯式凹陷顯示於沿著虛線y-y’剖開的第一剖面。根據一實施例,階梯式凹陷具有一垂直凹陷深度a1,其範圍為約20微米到約300微米。階梯式凹陷長度b1的範圍從約20微米到約200微米。以下將配合第2圖詳細描述形成階梯式凹陷的製程。 第2圖顯示根據一實施例產生階梯式凹陷的製程。在一兩步驟切割製程中,根據於一晶圓202本身的切割圖案切割該晶圓202。一第一切割鋸(dicing saw)(未繪示)切割穿過隔離層104的整個厚度且切割進入基板102約100微米。第一切割鋸(未繪示)的刀片的厚度為約40微米到約400微米。如此一來,形成一溝槽201於基板102中。晶圓204顯示可有複數個積體電路埋設其中,且每一個積體電路都被溝槽(例如溝槽201)圍繞。再者,使用一具有薄刀片的第二切割鋸(未繪示)切割穿過基板102的整個厚度。如此一來,半導體晶粒(例如半導體晶粒210)從晶圓206分離。 此種兩步驟切割製程所形成的是一半導體晶粒(例如半導體晶粒210),其分別在主體之四側邊具有四個階梯式凹陷。應注意的是,在先前範例中使用的尺寸之選擇僅為示範說明用,且並不意圖限定各種實施例使其具有特定的尺寸。一般技藝人士可認知有許多變化例、替代例、或改良例。舉例來說,可藉由控制第一切割步驟的切割深度或者使用一具有不同刀片寬度的切割鋸來調整溝槽的尺寸以及階梯式凹陷的尺寸。應注意的是,雖然在上述範例中是使用兩個切割鋸來產生階梯式凹陷,一般技藝人士將可認知到可藉由其他切割工具產生階梯式凹陷,例如藉由雷射切割工具。雷射切割工具的操作原理為習知,且因此不在此詳細討論。 第3-7圖為根據一實施例在製造三維積體電路的中間階段之剖面示意圖。第3圖顯示在一支撐晶圓上堆疊複數個半導體晶粒的製程。在第2圖所示的兩步驟切割製程之後,半導體晶粒210及220被翻面,且進一步藉由一回焊製程被接合至支撐晶圓310上。支撐晶圓310或可被稱作一封裝基板。封裝基板可由陶瓷材料、有機材料等製成。如第3圖所示,支撐晶圓310可包括複數個埋設於支撐晶圓310之基板中的導孔。在將半導體晶粒210及220接合至支撐晶圓310上之後,藉由一位於支撐晶圓上的RDL層所形成的導電通道使半導體晶粒(例如半導體晶粒210)的主動電路與支撐晶圓310的導孔電性耦合,其中內連線凸塊連接於支撐晶圓310及半導體晶粒(例如半導體晶粒210)之間。 第4圖顯示一三維積體電路之剖面示意圖,其中三維積體電路具有一底膠材料(underfill)形成於半導體晶粒與支撐晶圓之間。一底膠材料402可形成於支撐晶圓302與複數個設置於晶圓302頂部的半導體晶粒(例如第一半導體晶粒102)之間隙中。根據一實施例,底膠材料402可為一環氧樹脂,其被發配至支撐晶圓302與第一半導體晶粒102之間隙中。可以液體的形式塗覆環氧樹脂,且其可在一固化製程後硬化。 如第4圖所示,底膠材料層402的高度取決於階梯式凹陷(例如階梯式凹陷404)。這也就是說,使底膠材料層402的最高高度受限於此種階梯式凹陷。如第4圖所示,第一半導體晶粒210的一頂部非凹陷部分、第一半導體晶粒210的一凹陷、第二半導體晶粒220的頂部非凹陷部分、及第二半導體晶粒220的一凹陷被埋在底膠材料層402中。根據另一實施例,底膠層402可由可固化材料製成,例如聚合物基材料、樹脂基材料、聚醯亞胺層、環氧樹脂、及上述任意組合。底膠層402可由一旋轉塗佈製程、乾膜壓合(dry film lamination)製程、及/或上述之相似製程形成。使用底膠材料(例如底膠材料402)的一個優點是底膠材料402幫助避免晶圓堆疊裂開。再者,另一優點是底膠材料402可在晶圓堆疊400的製程中幫助降低機械及熱應力。 第5圖顯示一三維積體電路之剖面示意圖,其中三維積體電路具有一形成於晶圓堆疊頂部的成形化合物層(molding compound layer)。如第5圖所示,第一半導體晶粒210及第二半導體晶粒220埋在一成形化合物層502中。成形化合物層502可由可固化材料製成,例如聚合物基材料、樹脂基材料、聚醯亞胺層、環氧樹脂、及上述任意組合。可由一旋轉塗佈製程、射出成型製程、及/或其相似製程形成成形化合物層502。為了在例如晶圓堆疊背側研磨製程的製程步驟中可靠地處理操作支撐晶圓302及置於其上的半導體晶粒(例如第一半導體晶粒210),使用成形化合物層502使支撐晶圓302及在支撐晶圓頂部的半導體晶粒不裂開、折彎(bending)、翹曲(warping)等。 第6圖顯示根據一實施例一晶圓堆疊背側的研磨製程。半導體晶粒210及220的背側經過一薄化製程。可實施一機械研磨製程(mechanical grinding process)、一化學研磨製程(chemical polishing process)、一蝕刻製程等作為薄化製程。藉由實施薄化製程,半導體晶粒210及220的背側可被研磨使半導體晶粒210及220具有約次100微米(sub-100μm)的厚度。根據一實施例,可減少半導體晶粒210及220的厚度至約20微米到約500微米。 第7圖顯示三維積體電路在支撐晶圓研磨製程後的剖面示意圖。相似於半導體晶粒的背側研磨製程,實施薄化製程以研磨支撐晶圓302直到埋設導孔(例如導孔312)的端點被暴露。接著,形成隔離層722以及重分佈層702、704、706、708於支撐晶圓302新被研磨的背側頂部。 可形成複數個凸塊下金屬結構(未繪示)於重分佈層702、704、706、708的頂部。凸塊下金屬結構可在提供低電阻之電性連接的同時幫助避免焊球與多晶片半導體裝置的積體電路之間的擴散。形成複數個凸塊712於凸塊下金屬結構的頂部。可形成一些凸塊712於導孔(例如導孔312)被暴露的端點頂部上。應注意的是,可形成凸塊712於導孔被暴露的端點頂部上之外的其他區域,且藉由重分佈層704與導孔(例如導孔314)重新連接。 第8圖顯示根據另一實施例一晶圓在兩步驟切割製程後的剖面示意圖。如第8圖所示,除了在切割製程的第二步驟時x-x’方向的溝槽的切割是藉由一薄刀片834沿著溝槽的一側壁而非溝槽的中線切割穿過之外,晶圓800的剖面視圖與第1圖所示晶圓100的剖面視圖相似。因此一半導體晶粒可包括三個階梯式凹陷而非第1圖所示的四個階梯式凹槽。舉例來說,半導體晶粒802可包括三個階梯式凹陷。不具有階梯式凹陷半導體晶粒802的一側邊以虛線圓812表示。晶圓的切割製程為習知,且因此不在此詳細討論。 第9圖顯示根據又一實施例一晶圓在兩步驟切割製程後的剖面示意圖。如第9圖所示,除了在切割製程的第二步驟時溝槽的切割是藉由一薄刀片934沿著溝槽的一側壁而非溝槽的中線切割穿過之外,晶圓900的剖面圖與第1圖所示晶圓100的剖面圖相似。因此一半導體晶粒可包括兩個階梯式凹陷。舉例來說,半導體晶粒902可包括兩個階梯式凹陷。半導體晶粒902不具有一階梯式凹陷的側邊以虛線圓912及916表示。 第10圖顯示根據又一實施例一晶圓在兩步驟切割製程後的剖面示意圖。如第10圖所示,除了在切割製程的第一步中,僅於y-y’方向的溝槽中使用厚刀片1032之外,晶圓1000的剖面圖與第1圖所示晶圓100的剖面圖相似。再者,在切割製程的第二步驟中,y-y’方向的溝槽是藉由一薄刀片1034沿著溝槽的一側壁而非溝槽的中線切割穿過。如此一來,半導體晶粒可包括一階梯式凹陷。舉例來說,半導體晶粒1002可包括一個階梯式凹陷。半導體晶粒1002不具有一階梯式凹陷的側邊以虛線圓1012及1014表示。 第11圖顯示根據又一實施例一晶圓在切割製程後的剖面示意圖。如第11圖所示,除了半導體1102的主體的每一側邊可具有一斜面而非一階梯式凹陷之外,晶圓1100的剖面圖與第1圖所示晶圓100的剖面圖相似。相似地,第12圖顯示根據又一實施例一晶圓在切割製程後的剖面示意圖。如第12圖所示,除了半導體1202的主體的每一側邊可具有一曲面(例如曲面1212、曲面1214)而非一階梯式凹陷之外,晶圓1200的剖面圖與第1圖所示晶圓100的剖面圖相似。 雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。 再者,本說明書所敘述的製程、機器、產品、物質組成、手段、方法、及步驟之特定實施例並非用以限定本揭露的範疇。一般技藝人士已能從本揭露理解的是,可根據本揭露使用與在此敘述之相對應實施例實質執行相同功能或達到實質上相同的結果之現有的或以後發展的製程、機器、產品、物質組成、手段、方法、或步驟。因此,所附申請專利範圍並不意圖包括上述製程、機器、產品、物質組成、手段、方法、或步驟。 a1...垂直凹陷深度 b1...階梯式凹陷長度 x-x’、y-y’...虛線 100、204、206、800、900、1000、1100、1200...晶圓 102...基板 104...隔離層 106...重分佈層 108...凸塊下金屬結構 110...第一半導體晶粒 112、114、116...內連線凸塊 120...第二半導體晶粒 160...第三半導體晶粒 201...溝槽 210、220、802、902、1002...半導體晶粒 310...支撐晶圓 312...導孔 400...晶圓堆疊 402...底膠材料 404...階梯式凹陷 502...成形化合物層 702、704、706、708...重分佈層 712...凸塊 722...隔離層 812、912、916、1012、1014...虛線圓 934、1034...薄刀片 1032...厚刀片 1102、1202...半導體 1112、1114...斜面 第1圖顯示根據一實施例一晶圓在切割製程後的剖面示意圖。 第2圖顯示根據一實施例產生階梯式凹陷的製程。 第3圖顯示在一支撐晶圓上堆疊複數個半導體晶粒的製程。 第4圖顯示一三維積體電路之剖面示意圖,其中三維積體電路具有一底膠材料形成於半導體晶粒與支撐晶圓之間。 第5圖顯示一三維積體電路之剖面示意圖,其中三維積體電路具有一形成於晶圓堆疊頂部的成形化合物層。 第6圖顯示,根據一實施例一晶圓堆疊背側的研磨製程。 第7圖顯示三維積體電路在支撐晶圓研磨製程後的剖面示意圖。 第8圖顯示根據另一實施例一晶圓在兩步驟切割製程後的剖面示意圖。 第9圖顯示根據又一實施例一晶圓在兩步驟切割製程後的剖面示意圖。 第10圖顯示根據又一實施例一晶圓在兩步驟切割製程後的剖面示意圖。 第11圖顯示根據又一實施例一晶圓在切割製程後的剖面示意圖。 第12圖根據又一實施例一晶圓在切割製程後的剖面示意圖。 a1...垂直凹陷深度 b1...階梯式凹陷長度 x-x’、y-y’...虛線 100...晶圓 102...基板 104...隔離層 106...重分佈層 108...凸塊下金屬結構 110...第一半導體晶粒 112、114、116...內連線凸塊 120...第二半導體晶粒 160...第三半導體晶粒
权利要求:
Claims (10) [1] 一種半導體裝置,包括:一半導體基板,具有一凹陷部分及一非凹陷部分,其中一第一凹陷位於該凹陷部分;一隔離層,形成於該半導體基板的非凹陷部分上;一重分佈層,形成於該隔離層上;一凸塊下金屬結構,形成於該重分佈層上;及一第一凸塊,形成於該凸塊下金屬結構上。 [2] 如申請專利範圍第1項所述之半導體裝置,其中該第一凹陷在該半導體裝置的一第一側具有一階梯形狀。 [3] 如申請專利範圍第2項所述之半導體裝置,其中更包括:一第二凹陷,於該半導體裝置的一第二側具有該階梯形狀;及一第三凹陷,於該半導體裝置的一第三側具有該階梯形狀。 [4] 如申請專利範圍第1項所述之半導體裝置,其中更包括:一第二凹陷,於該半導體裝置的一第二側具有該階梯形狀。 [5] 如申請專利範圍第1項所述之半導體裝置,其中該第一凹陷具有一斜面形狀或一曲面形狀。 [6] 一種半導體裝置的製造方法,包括:使用一第一切割鋸切割進入一半導體晶粒一第一切割深度;使用一第二切割鋸切割該半導體晶粒,使該第二切割鋸具有一與該第一切割鋸的一第一刀片不同的第二刀片;形成一階梯式凹陷於該半導體晶粒的一側邊;將該半導體晶粒翻面;及將該半導體晶粒的一第一側邊連接至一封裝基板的一第一側邊。 [7] 如申請專利範圍第6項所述之半導體裝置的製造方法,其中更包括:形成一底膠層於該半導體晶粒與該封裝基板之間,其中該底膠層位於該階梯式凹陷下方。 [8] 如申請專利範圍第6項所述之半導體裝置的製造方法,其中更包括:形成一化合物層於該封裝基板上,其中該半導體晶粒埋於該化合物層中。 [9] 如申請專利範圍第6項所述之半導體裝置的製造方法,其中更包括:薄化該封裝基板的一第二側邊直到暴露複數個導孔。 [10] 一種半導體裝置,包括:一第一半導體晶粒,具有:一第一半導體基板,具有一第一凹陷部份,一第一頂部非凹陷部分、及一第一側邊非凹陷部分,其中一第一階梯式凹陷位於該第一凹陷部份;一第一隔離層,形成於該第一半導體基板的第一頂部非凹陷部份上;一第一凸塊,形成於該第一隔離層上;一第二半導體晶粒,具有:一第二半導體基板,具有一第二凹陷部份、一第二頂部非凹陷部份、及一第二側邊非凹陷部份,其中一第二階梯式凹陷位於該第二凹陷部份;一第二隔離層,形成於該第二半導體基板的第二頂部非凹陷部份;一第二凸塊,形成於該第二隔離層上;一封裝基板,具有:一第一側邊,連接至該第一半導體晶粒的第一凸塊及該第二半導體晶粒的第二凸塊;一第二側邊,具有一第三凸塊;及一底膠層,形成於該第一半導體晶粒、該第二半導體晶粒、及該封裝基板之間,其中該第一頂部非凹陷部份、該第一凹陷部份、該第二頂部非凹陷部份及該第二凹陷部份埋於該底膠層中。
类似技术:
公开号 | 公开日 | 专利标题 TWI490991B|2015-07-01|半導體裝置及其製造方法 US20210057383A1|2021-02-25|Sawing Underfill in Packaging Processes US10923431B2|2021-02-16|Method for forming a 3D IC architecture including forming a first die on a first side of a first interconnect structure and a second die in an opening formed in a second side KR102033865B1|2019-10-17|독립적인 3d 적층 TWI474467B|2015-02-21|三維積體電路的組裝方法 TWI556349B|2016-11-01|半導體裝置的結構及其製造方法 US9293369B2|2016-03-22|Three-dimensional integrated circuit | US8803306B1|2014-08-12|Fan-out package structure and methods for forming the same US8816495B2|2014-08-26|Structures and formation methods of packages with heat sinks KR101515276B1|2015-04-24|3차원 집적 회로를 제조하는 방법 US9911687B2|2018-03-06|Molding compound structure US20150125994A1|2015-05-07|Die-to-Die Gap Control for Semiconductor Structure and Method US9786514B2|2017-10-10|Semiconductor package with sidewall-protected RDL interposer KR100886706B1|2009-03-04|적층 패키지 및 그의 제조 방법 US9691745B2|2017-06-27|Bonding structure for forming a package on package | structure and method for forming the same US20210066254A1|2021-03-04|Die stack structure and manufacturing method thereof TWI482215B|2015-04-21|積體電路結構及其製造方法 US9418876B2|2016-08-16|Method of three dimensional integrated circuit assembly TW201830607A|2018-08-16|半導體晶片封裝 TW201642428A|2016-12-01|矽中介層與其製作方法
同族专利:
公开号 | 公开日 US20130119533A1|2013-05-16| US9337063B2|2016-05-10| US20140322866A1|2014-10-30| TWI490991B|2015-07-01| US8772929B2|2014-07-08|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 TWI649792B|2016-07-29|2019-02-01|台灣積體電路製造股份有限公司|半導體晶粒單粒化及藉此形成之結構|US4811082A|1986-11-12|1989-03-07|International Business Machines Corporation|High performance integrated circuit packaging structure| US5075253A|1989-04-12|1991-12-24|Advanced Micro Devices, Inc.|Method of coplanar integration of semiconductor IC devices| US4990462A|1989-04-12|1991-02-05|Advanced Micro Devices, Inc.|Method for coplanar integration of semiconductor ic devices| US5380681A|1994-03-21|1995-01-10|United Microelectronics Corporation|Three-dimensional multichip package and methods of fabricating| US6002177A|1995-12-27|1999-12-14|International Business Machines Corporation|High density integrated circuit packaging with chip stacking and via interconnections| JP3497722B2|1998-02-27|2004-02-16|富士通株式会社|半導体装置及びその製造方法及びその搬送トレイ| US6213376B1|1998-06-17|2001-04-10|International Business Machines Corp.|Stacked chip process carrier| US6281042B1|1998-08-31|2001-08-28|Micron Technology, Inc.|Structure and method for a high performance electronic packaging assembly| US6271059B1|1999-01-04|2001-08-07|International Business Machines Corporation|Chip interconnection structure using stub terminals| US6461895B1|1999-01-05|2002-10-08|Intel Corporation|Process for making active interposer for high performance packaging applications| US6229216B1|1999-01-11|2001-05-08|Intel Corporation|Silicon interposer and multi-chip-module with through substrate vias| US6243272B1|1999-06-18|2001-06-05|Intel Corporation|Method and apparatus for interconnecting multiple devices on a circuit board| US6717245B1|2000-06-02|2004-04-06|Micron Technology, Inc.|Chip scale packages performed by wafer level processing| US6355501B1|2000-09-21|2002-03-12|International Business Machines Corporation|Three-dimensional chip stacking assembly| US6281047B1|2000-11-10|2001-08-28|Siliconware Precision Industries, Co., Ltd.|Method of singulating a batch of integrated circuit package units constructed on a single matrix base| KR100364635B1|2001-02-09|2002-12-16|삼성전자 주식회사|칩-레벨에 형성된 칩 선택용 패드를 포함하는 칩-레벨3차원 멀티-칩 패키지 및 그 제조 방법| KR100394808B1|2001-07-19|2003-08-14|삼성전자주식회사|웨이퍼 레벨 적층 칩 패키지 및 그 제조 방법| US6727576B2|2001-10-31|2004-04-27|Infineon Technologies Ag|Transfer wafer level packaging| TW557485B|2001-11-26|2003-10-11|Shindo Denshi Kogyo Kk|Semiconductor device and method of IC-mounting for semiconductor device| KR100435813B1|2001-12-06|2004-06-12|삼성전자주식회사|금속 바를 이용하는 멀티 칩 패키지와 그 제조 방법| DE10200399B4|2002-01-08|2008-03-27|Advanced Micro Devices, Inc., Sunnyvale|Verfahren zur Erzeugung einer dreidimensional integrierten Halbleitervorrichtung und dreidimensional integrierte Halbleitervorrichtung| US6975016B2|2002-02-06|2005-12-13|Intel Corporation|Wafer bonding using a flexible bladder press and thinned wafers for three-dimensional wafer-to-wafer vertical stack integration, and application thereof| US6661085B2|2002-02-06|2003-12-09|Intel Corporation|Barrier structure against corrosion and contamination in three-dimensional wafer-to-wafer vertical stack| US6887769B2|2002-02-06|2005-05-03|Intel Corporation|Dielectric recess for wafer-to-wafer and die-to-die metal bonding and method of fabricating the same| US6762076B2|2002-02-20|2004-07-13|Intel Corporation|Process of vertically stacking multiple wafers supporting different active integrated circuit devices| US6908784B1|2002-03-06|2005-06-21|Micron Technology, Inc.|Method for fabricating encapsulated semiconductor components| US6600222B1|2002-07-17|2003-07-29|Intel Corporation|Stacked microelectronic packages| US6790748B2|2002-12-19|2004-09-14|Intel Corporation|Thinning techniques for wafer-to-wafer vertical stacks| US6908565B2|2002-12-24|2005-06-21|Intel Corporation|Etch thinning techniques for wafer-to-wafer vertical stacks| US6924551B2|2003-05-28|2005-08-02|Intel Corporation|Through silicon via, folded flex microelectronic package| US6946384B2|2003-06-06|2005-09-20|Intel Corporation|Stacked device underfill and a method of fabrication| US7320928B2|2003-06-20|2008-01-22|Intel Corporation|Method of forming a stacked device filler| KR100537892B1|2003-08-26|2005-12-21|삼성전자주식회사|칩 스택 패키지와 그 제조 방법| US7345350B2|2003-09-23|2008-03-18|Micron Technology, Inc.|Process and integration scheme for fabricating conductive components, through-vias and semiconductor components including conductive through-wafer vias| KR100621992B1|2003-11-19|2006-09-13|삼성전자주식회사|이종 소자들의 웨이퍼 레벨 적층 구조와 방법 및 이를이용한 시스템-인-패키지| TWI236747B|2004-03-12|2005-07-21|Advanced Semiconductor Eng|Manufacturing process and structure for a flip-chip package| KR100570514B1|2004-06-18|2006-04-13|삼성전자주식회사|웨이퍼 레벨 칩 스택 패키지 제조 방법| KR100618837B1|2004-06-22|2006-09-01|삼성전자주식회사|웨이퍼 레벨 패키지를 위한 얇은 웨이퍼들의 스택을형성하는 방법| US7307005B2|2004-06-30|2007-12-11|Intel Corporation|Wafer bonding with highly compliant plate having filler material enclosed hollow core| US20060019468A1|2004-07-21|2006-01-26|Beatty John J|Method of manufacturing a plurality of electronic assemblies| US7087538B2|2004-08-16|2006-08-08|Intel Corporation|Method to fill the gap between coupled wafers| US7317256B2|2005-06-01|2008-01-08|Intel Corporation|Electronic packaging including die with through silicon via| US7557597B2|2005-06-03|2009-07-07|International Business Machines Corporation|Stacked chip security| US7402515B2|2005-06-28|2008-07-22|Intel Corporation|Method of forming through-silicon vias with stress buffer collars and resulting devices| US7432592B2|2005-10-13|2008-10-07|Intel Corporation|Integrated micro-channels for 3D through silicon architectures| US7528494B2|2005-11-03|2009-05-05|International Business Machines Corporation|Accessible chip stack and process of manufacturing thereof| US7410884B2|2005-11-21|2008-08-12|Intel Corporation|3D integrated circuits using thick metal for backside connections and offset bumps| US7633157B2|2005-12-13|2009-12-15|Micron Technology, Inc.|Microelectronic devices having a curved surface and methods for manufacturing the same| US7402442B2|2005-12-21|2008-07-22|International Business Machines Corporation|Physically highly secure multi-chip assembly| US7279795B2|2005-12-29|2007-10-09|Intel Corporation|Stacked die semiconductor package| JP4977198B2|2006-03-20|2012-07-18|コーニンクレッカフィリップスエレクトロニクスエヌヴィ|電子マイクロ流体素子のシステム・イン・パッケージプラットフォーム| US7576435B2|2007-04-27|2009-08-18|Taiwan Semiconductor Manufacturing Company, Ltd.|Low-cost and ultra-fine integrated circuit packaging technique| KR101213175B1|2007-08-20|2012-12-18|삼성전자주식회사|로직 칩에 층층이 쌓인 메모리장치들을 구비하는반도체패키지| US20090065902A1|2007-09-11|2009-03-12|Cheemen Yu|Method of forming a semiconductor die having a sloped edge for receiving an electrical connector| US7667335B2|2007-09-20|2010-02-23|Stats Chippac, Ltd.|Semiconductor package with passivation island for reducing stress on solder bumps| US7701040B2|2007-09-24|2010-04-20|Stats Chippac, Ltd.|Semiconductor package and method of reducing electromagnetic interference between devices| US8048781B2|2008-01-24|2011-11-01|National Semiconductor Corporation|Methods and systems for packaging integrated circuits| KR101583719B1|2009-07-21|2016-01-11|삼성전자주식회사|반도체 패키지 및 그 제조 방법| US9875911B2|2009-09-23|2018-01-23|STATS ChipPAC Pte. Ltd.|Semiconductor device and method of forming interposer with opening to contain semiconductor die| TWI505433B|2009-10-01|2015-10-21|Xintec Inc|晶片封裝體及其製造方法| US8399987B2|2009-12-04|2013-03-19|Samsung Electronics Co., Ltd.|Microelectronic devices including conductive vias, conductive caps and variable thickness insulating layers| US20130026609A1|2010-01-18|2013-01-31|Marvell World Trade Ltd.|Package assembly including a semiconductor substrate with stress relief structure| US20120049358A1|2010-08-24|2012-03-01|Bin-Hong Cheng|Semiconductor Device and Semiconductor Process for Making the Same| US8994048B2|2010-12-09|2015-03-31|Stats Chippac, Ltd.|Semiconductor device and method of forming recesses in substrate for same size or different sized die with vertical integration| KR101715761B1|2010-12-31|2017-03-14|삼성전자주식회사|반도체 패키지 및 그 제조방법| US9200883B2|2011-05-05|2015-12-01|International Business Machines Corporation|Transferable probe tips| US20120286701A1|2011-05-09|2012-11-15|Fang Sheng|Light Emitting Diode Light Source With Layered Phosphor Conversion Coating| TWI557485B|2014-11-20|2016-11-11|群創光電股份有限公司|顯示面板|US9385095B2|2010-02-26|2016-07-05|Taiwan Semiconductor Manufacturing Company, Ltd.|3D semiconductor package interposer with die cavity| US9824924B2|2013-03-29|2017-11-21|Stmicroelectronics Pte Ltd.|Semiconductor packages having an electric device with a recess| US10056267B2|2014-02-14|2018-08-21|Taiwan Semiconductor Manufacturing Company, Ltd.|Substrate design for semiconductor packages and method of forming same| US9653443B2|2014-02-14|2017-05-16|Taiwan Semiconductor Manufacturing Company, Ltd.|Thermal performance structure for semiconductor packages and method of forming same| US10026671B2|2014-02-14|2018-07-17|Taiwan Semiconductor Manufacturing Company, Ltd.|Substrate design for semiconductor packages and method of forming same| US9768090B2|2014-02-14|2017-09-19|Taiwan Semiconductor Manufacturing Company, Ltd.|Substrate design for semiconductor packages and method of forming same| US9935090B2|2014-02-14|2018-04-03|Taiwan Semiconductor Manufacturing Company, Ltd.|Substrate design for semiconductor packages and method of forming same| KR101598688B1|2014-03-25|2016-02-29|앰코 테크놀로지 코리아 주식회사|반도체 디바이스의 제조 방법 및 이에 따른 반도체 디바이스| US9349670B2|2014-08-04|2016-05-24|Micron Technology, Inc.|Semiconductor die assemblies with heat sink and associated systems and methods| JP5967629B2|2014-11-17|2016-08-10|インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation|回路モジュール及びその製造方法| US9564416B2|2015-02-13|2017-02-07|Taiwan Semiconductor Manufacturing Company, Ltd.|Package structures and methods of forming the same| JP6479532B2|2015-03-30|2019-03-06|ルネサスエレクトロニクス株式会社|半導体装置の製造方法| US10075657B2|2015-07-21|2018-09-11|Fermi Research Alliance, Llc|Edgeless large area camera system| US10352991B2|2015-07-21|2019-07-16|Fermi Research Alliance, Llc|Edgeless large area ASIC| KR20170065397A|2015-12-03|2017-06-13|삼성전자주식회사|반도체 장치| US9589941B1|2016-01-15|2017-03-07|Taiwan Semiconductor Manufacturing Company, Ltd.|Multi-chip package system and methods of forming the same| KR20190014713A|2017-08-03|2019-02-13|삼성전자주식회사|반도체 소자 패키지| CN108336037B|2017-09-30|2022-02-11|中芯集成电路(宁波)有限公司|一种晶圆级系统封装结构和电子装置| JP2019192797A|2018-04-25|2019-10-31|ラピスセミコンダクタ株式会社|半導体装置及び半導体装置の製造方法| JP2020021908A|2018-08-03|2020-02-06|キオクシア株式会社|半導体装置およびその製造方法|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US13/297,992|US8772929B2|2011-11-16|2011-11-16|Package for three dimensional integrated circuit| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|